亚洲一级电影在线观看,九九精品无码专区免费,亚洲AV无码资源在线观看 ,欧美国产高清

PCI9052接口電路的功能及應用

時間:2024-06-06 06:34:26 計算機網絡畢業論文 我要投稿
  • 相關推薦

PCI9052接口電路的功能及應用

PCI9052接口電路的功能及應用 摘要:PCI總線是Pentium主機最常見的總線,基于PCI總線形成的CompactPCI和PXI總線廣泛地應用在儀器和自動化領域。PCI適配卡的接口設計變得越來越重要,介紹PCI專用接口電路PCI9052的功能,通過一個例子介紹它的應用。
關鍵詞:外部設備互連總線;局部總線;接口電路;PCI9052;應用

1 引言

PCI(Peripheral Component Interconnect)總線具有獨立于處理器、高數據傳速率、即插即用、低功耗、適應性強等特點,已成為微型機的主流總線。基于PCI總線形成的CompactPCI和PXI總線廣泛應用于儀器和自動化領域。隨著PCI總線的廣泛應用,其接口的設計開發顯得尤為重要。由于PCI總線的獨特性能,如信號負載能力、支持數據的突發傳送、地址/數據、命令/字節使能信號總線復用等,使中小規模的器件難以實現接口電路。實現PCI總線接口一般采用CPLD或FPGA設計PCI接口,這種方法難度很大;另一種是采用專用的PCI接口電路,使設計開發者免除繁瑣的時序分析,縮短開發周期,降低開發成本。本文介紹PCI9052接口電路的功能及其在PCI板卡設計中的應用。

2 接口電路

PCI9052是PLX公司開發的低價位PCI總線目標接口電路,功耗低,采用PQFP型160引腳封裝,符合PCI2.1規范,它的局部總線(LOCAL BUS)可以通過編程設置為8/16/32位的(非)復用總線,數據傳送率可達到132Mb/s。提供了ISA接口,可以使ISA適配器迅速、低成本地轉換到PCI總線上。主要功能與特性如下所述:

異步操作。PCI9052的Local Bus與PCI總線的時鐘相互獨立運行,兩總線的異步運行便于高、低速設備的兼容。Local Bus的運行時鐘頻率范圍為0MHz~40MHz,TTL電平,PCI的運行時鐘頻率范圍為0MHz~33MHz。

支持突發操作。PCI9052提供一個64字節的寫FIFO和一個32字節的讀FIFO,從而支持預取模式即突發操作。

中斷產生器。可以由Local Bus的二個中斷信號LINTi1和LINTi2產生一個PCI中斷信號INTA#。

串行EEPROM接口,用于存放PCI總線和Local總線的配置信息。

5個局域總線地址空間和4個片選,基址和地址范圍可以由串行EEPROM或主控設備進行編程。

大/小Endian模式的字節交換,有二種交換字節順序的輸出方式。

總線驅動。所有地址、數據和控制信號都有PCI9052直接驅動,不用額外的驅動電路。

Localbus等待狀態。除了等待信號LRDYI#用于握手之外,PCI9052還有一個內部等待產生器(包括地址到數據周期、數據到數據周期和數據到地址周期的等待)。

PCI鎖定機制。主控設備可以通過鎖定信號占有對PCI9052的唯一訪問權。

ISA總線模式。PCI9052提供一個ISA邏輯接口,用戶可直接使PCI總線和ISA總線相連,可以非常容易地將ISA設計轉換到PCI。

PCI9052的接口示意圖如圖1所示。


圖1 PCI總線接口示意圖

3 PCI9052的功能及操作

3.1 初始化

上電時,PCI總線的RST#信號將PCI9052的內部寄存器設置為缺省值,同時,PCI9052輸出局部復位信號(LRESET#),并且檢查EEPROM是否存在。如果設備上裝有EEPROM,且EEPROM的第一個16字節非空,那么,PCI9052根據EEPROM內容設置內部寄存器,否則設為缺省值。

3.2 復位

PCI9052支持二種復位方式:硬件復位和軟件復位。硬件復位是PCI9052總線接口的RST#信號輸入有效時將引起整個PCI9052復位,并輸出LRESET#局部復位信號。軟件復位是PCI總線上的主機可以通過設置控制寄存器CNTRL(50H)中的軟件復位字節(Bit30)來對PCI9052復位,并輸出LRESET#信號。此時,PCI和局部總線的配置寄存器的值將保持不變。當CNTRL中的軟件復位字節有效時,PCI9052僅對配置寄存器的訪問應答,對局部總線的訪問不響應。PCI9052保持這種狀態直到PCI總線上的主機清除軟件復位字節。

3.3 對串行EEPROM接口的訪問

復位后,PCI9052開始讀串行EEPROM,若讀出的第一個字非FFFFH,則PCI9052認為有一個有效的EEPROM存在,并且繼續進行讀操作,否則,認為EEPROM無效。PCI總線的主設備可以讀、寫連接在PCI9052上的串行EEPROM。對其進行讀、寫操作之前需要將控制寄存器CNTRL(使能位)設置為“1”,并控制CNTRL位以產生串行EEPROM的時鐘,然后,從EEDI送入指令代碼。如果在指令代碼之后由EEDO輸出“0”,則表明可以對其進行讀、寫。需要結束操作時,只要將CNTRL設置為“0”即可。

3.4 對內部寄存器訪問

PCI9052提供了二種類型的片內寄存器,即PCI配置寄存器和局部配置寄存器,二者都只能由PCI總線和串行EEPROM訪問,也可以通過設置寄存器CNTRL禁止對后者的訪問,這樣,極大地增強了接口設計的靈活性。

3.5 直接數據傳輸模式

PCI9052支持PCI總線上的主處理器對局部總線上的設備進行直接訪問。PCI9052的配置寄存器將訪問映射到局部地址空間。片內的讀寫FIFO存儲器使PCI9052支持PCI總線與局部總線之間進行高性能的猝發傳送。PCI總線主控訪問局部總線示意圖如圖2所示。


圖2 PCI主控直接訪問局部示意圖

下一頁

【PCI9052接口電路的功能及應用】相關文章:

GPS在衛星地面站的應用及其接口電路的研制03-15

80C196KC-ADMC401接口電路設計及其應用03-21

談論鋼纖維混凝土的性能及其應用03-02

兒童文學的功能及應用分析論文11-10

PCI接口芯片s5935及其應用03-19

PS/2接口協議解析及應用03-18

PCI9052在多功能CAN適配卡中的應用研究03-19

USB總線接口芯片CH371及其應用03-18

淺談USB接口技術研究應用與設計03-28

主站蜘蛛池模板: 国产精品嫩草久久久久| 免费一级成人毛片| 精品国产aⅴ一区二区三区| av永久天堂一区| 午夜一级福利在线| 亚洲第一区欧美国产综合| 国产亚洲精品久久久久久打不开| av片在线观看永久免费| 国产精品吹潮在线观看中文| 一本一本久久a久久精品综合不卡| 久久人人97超碰超国产| 砚山县| 国产成人一区二区三区| 日本一卡二卡3卡四卡网站精品| 国产精品麻豆成人av网| 国产精品自在线拍国产| 久久久久久国产精品免费无码| 久精品国产欧美亚洲色aⅴ大片| 又粗又硬又大又爽免费视频播放| 亚洲国产精品嫩草影院| 昌都县| 99精品国产在热久久婷婷| 久久久久青草线综合超碰| 阳原县| 日本少妇被黑人猛cao| 亚洲亚洲人成综合网络| 亚洲AV秘 无码一区二区三区一| 久久精品成人免费观看三| 久久精品无码鲁网中文电影| 国产精品乱子乱XXXX| 成人区人妻精品一区二区不卡视频| 乌克兰少妇xxxx做受野外| 人人妻人人添人人爽欧美一区| 中文字幕无码色综合网| 久久久久久人妻精品一区二区三区 | 一本一本久久a久久精品综合不卡| 日产乱码一区二区三区在线| 美女被躁出白浆视频播放| 亚洲の无码国产の无码步美| 日韩av无码免费播放| 国产精品xxx大片免费观看|