亚洲一级电影在线观看,九九精品无码专区免费,亚洲AV无码资源在线观看 ,欧美国产高清

VHDL在高速圖像采集系統中的應用設計

時間:2024-10-12 13:17:38 理工畢業論文 我要投稿
  • 相關推薦

VHDL在高速圖像采集系統中的應用設計

摘要:介紹高速圖像采集系統的硬件結構及工作原理,講述FPGA在圖像采集與數據存儲部分的VHDL模塊設計,給出采集同步模塊的VHDL源程序。

現代化生產和科學研究對圖像采集系統的要求日益提高。傳統的圖像采集卡速度慢、處理功能簡單,不能很好地滿足特殊要求,因此,我們構建了高速圖像采集系統。它主要包括圖像采集模塊、圖像低級處理模塊以及總線接口模塊等。這些模塊是在FPGA中利用VHDL編程實現的。高速圖像采集系統主要用于視覺檢測。視覺檢測中圖像處理的特點是:底層圖像處理數據量大,算法簡單;高層圖像處理算法復雜,數據量大,算法簡單;高層圖像處理算法復雜,數據量小。對于圖像底層處理,我們在高速圖像采集系統中用FPGA實現,采用VHDL編寫圖像處理算法;對于圖像高層處理,由計算機軟件實現。由于VHDL設計靈活、編程方便,易于在FPGA中實現并行運算和流水線結構;所以,高速圖像采集系統的速度快、適應性好。

1 系統結構及工作原理

1.1 系統結構設計

高速圖像采集系統結構模型如圖1所示。它的輸入為標準的模擬視頻信號,用可編程視頻輸入處理器SAA7111進行視頻信號處理。SAA7111內部集成了強大的圖像色度、亮度處理功能以及多種輸出模式;有32個工作寄存器,在系統復位時,必須通過FPGA1的IC2總線模塊對其進行初始化。SAA7111輸出的圖像數據通過FPGA芯片進行采集與處理,采用Xilinx公司的XC2S150芯片。XC2S150是Spartan II系列產品。它基于Virtex系列的結構,支持所有相關的特性,具有很高的性能價格比;采集與處理的圖像數據在傳送到計算機之前,存儲在高速SRAM CY7C1049V33中,SRAM的容量為512K×8bit。與計算機通常采用PCI總線,由S5933來實現。S5933是一種功能強大的PCI控制器,符合PCI2.1規范。

1.2 工作原理

系統復位完成FPGA程序加載后,先由FPGA1的I2C總線模塊對SAA7111初始化,初始化結束后等待采集圖像的命令。初始化成功后,SAA7111實時處理模擬視頻信號,輸出亮度和色度信號,同時輸出點時鐘信號,行、場同步信號,行、場參考信號,奇偶場標志信號等。本系統使用灰度圖像,沒有使用色度信號,所以數據線為8位。

系統采集圖像的命令由計算機發出。采集命令通過PCI總線傳輸到FPGA1,啟動FPGA1的采集同步模塊。采集同步模塊發出采集標志信號,采集一幀圖像,通過寫數據模塊產生寫地址和寫信號將數據存儲到SRAM1中。采集結束時,采集標志信號撤消,采集同步模塊復位,等待下一次采集命令。采集標志信號撤消時,FPGA1開始讀取SRAM1中的圖像信息,這是通過讀數據模塊生產讀地址和讀信號來實現的。FPGA1將1幀圖像數據進行噪聲去除后,存儲到SRAM2中,并發信號給FPGA2。FPGA2通過FPGA1讀取SRAM2中數據,經過邊緣檢測處理后存儲到SRAM3中。FPGA2處理完1幀圖像數據后,將SRAM3中的圖像信息讀出傳送給S5933,然后通過PCI總線傳送到計算機中。

在圖像采集過程中,我們使用的是512×512的圖像,即一幀圖像采集512行,奇數場和偶數場各采集256行,每一行采集512個像素。因此,需要通過行延時模塊進行行選擇,濾掉無效行,通過像素延時模塊進行像素選擇,以選擇需要的像素。

2 圖像采集與數據存儲部分的VHDL設計

系統中FPGA的設計是用VHDL編程實現的。VHDL是一種應用非常廣泛的硬件描述語言,它的語言覆蓋面廣,描述能力強;可以描述最抽象的系統級,也可以描述最精確的邏輯級、門級。

本系統是采用結構化VHDL進行設計的,整個圖像采集部分是一個VHDL語言文件,包括幾個BLOCK語句。2片FPGA芯片個有不同的程序,其中FPGA1既包括圖像采集部分,又包括圖像處理與數據存儲部分;FPGA2為圖像處理與數據存儲部分以及PCI接口控制部分。2片FPGA時程序加載采用串行主/從模式。FPGA1采用串行主模式,FPGA2采用串行從模式,由FPGA1從SPROM中讀取配置數據,完成自身配置,并完成對FPGA2的配置。圖像采集與數據傳送部分的VHDL模塊主要包括Set_sample.vhd、Wr.vhd、Rd.vhd、Delay.vhd、Bus_assign.vhd等,各模塊之間通過信號相互聯系。下面分別介紹各模塊實現的功能。(限于篇幅,僅給出采集同步模塊的程序。)

(1)Set_sample.vhd采集同步模塊

它是圖像采集部分的一個塊語句,輸入輸出信號為:

pcicon0-IN,啟動采集圖像信號;

vref-IN,場參考信號;

rts0-IN,奇偶場標志信號;

sig_frame-OUT,采集同步輸出信號,高電平有效,用于圖像采集和總線管理模塊;

sig_field-OUT,采集同步場參考信號,采集1幀圖像的場參考信號。

源程序如下:

set_sample:block

signal flagct:std_logic_vector(2 downto 0);

begin

process(pcicon0,vref)

begin

if(pcicon0='O')then

flagct

【VHDL在高速圖像采集系統中的應用設計】相關文章:

1394技術及其在實時圖像采集系統中的應用研究03-02

基于USB2.0和FPGA的高速圖像采集系統03-07

DMA結合McBSP在數據采集系統中的應用設計03-18

電能信息采集系統設計及其在營銷業務中的應用11-19

閃存在大容量數據采集系統中的應用03-07

基于USB2.0的高速同步數據采集系統設計03-19

多分辨率圖像實時采集系統的FPGA邏輯設計03-19

CPLD在DSP系統中的應用設計03-18

基于USB總線的高速數據采集系統03-26

主站蜘蛛池模板: 亚洲精品久久| 亚洲不卡av一区二区三区| 文成县| 国产三级毛片| 色8久久人人97超碰香蕉987| 天码av无码一区二区三区四区| 花莲县| 视频二区国产精品职场同事| 亚洲日韩在线观看免费视频| 亚洲国产精品久久久就秋霞| 久久www免费人成看| 尹人香蕉99久久综合网站| 久久国产精品二国产精品| 新晃| 久久人妻无码一区二区三区av| 精品熟女碰碰人人a久久| 南乐县| 国产乱人偷精品人妻a片| 九九久久精品免费观看| 亚洲av综合色区无码一区爱av | 久热这里只有精品99在线观看| 凹凸国产熟女精品视频app| 亚洲aⅴ无码成人网站国产| 一区二区在线视频免费观看| 国内精品久久久久久影院8f| 达日县| 欧美人与动牲交a精品| 精品久久国产字幕高潮| 欧美黄片日韩亚洲一三级片一区| 成年黄页网站大全免费无码| 国产乱码精品一区二区三区四川人| 久久影院尤物视频| 亚洲制服丝袜av一区二区三区| 亚洲综合电影小说图片区| 欧美在线伊人| 亚洲欧美日韩综合一区在线| 久久精品国产只有精品2020| 欧美成人精品在线| 亚洲制服丝袜无码av在线| 长汀县| 精品少妇人妻av一区二区三区|